03/06/15 18:30 8RtBerok
__ __
f=(X1+X2)(X1+X2)
f=X1(X1+X2) の論理回路を教えてください。
178:名無しさん@3周年
03/06/15 18:34 8RtBerok
__ __
f=X1+X2X3+X2 X3 の論理回路をNANDゲートのみで構成したものを教えてください。
179:名無しさん@3周年
03/06/15 18:37 8RtBerok
__ __
f=(X1+X2+X3)(X1+X2+X3) を実行する論理回路をNORゲートのみで構成したものを教えてください
180:名無しさん@3周年
03/06/15 21:46 1LzQeoAL
>>177-179 目がちかちかして良く分からん
181:山崎 渉
03/07/12 12:39 mXBxKMRu
__∧_∧_
|( ^^ )| <寝るぽ(^^)
|\⌒⌒⌒\
\ |⌒⌒⌒~| 山崎渉
~ ̄ ̄ ̄ ̄
182:山崎 渉
03/08/15 19:39 c/ebNb1T
(⌒V⌒)
│ ^ ^ │<これからも僕を応援して下さいね(^^)。
⊂| |つ
(_)(_) 山崎パン
183:名無しさん@3周年
03/08/22 10:50 1gvPHOQv
?
184:名無しさん@3周年
03/10/18 23:42 wC4gmvFb
フリップ・フロップ回路についてくわしく載ってるサイトありませんか?
185:名無しさん@3周年
03/10/18 23:46 FifE7pfm
>>184
URLリンク(www.oscarpro.co.jp)
ここ以上に詳しいとこは知らない
もっとくわしいとこあったら教えて!!
SRフリップフロップ、JKフリップフロップ、Dフリップフロップ
Tフリップフロップ
説明ばっちりでしょ!!このサイト!!!
186:名無しさん@3周年
03/10/18 23:52 FifE7pfm
>>178
今、考えてみたけど
ORをNANDのみで実現するのですら挫折した
現役の学生のころはへっちゃらだったのに
こういうのカルノーマップ書いてなんとかするんだっけ?
187:
03/10/19 00:27 7Y0ElCDK
>>186
下の論理変換する場合のルールを知っていればカルノー図など使わなくても良い。
・ANDの形 → 不論理ではORの記号に代える。
・ORの形 → 不論理ではANDの記号に代える。
・入出力の○ → 無印なら○、○があれば無印にする。
例えばNANDでORを作るには、不論理では上のルールから直ぐに不論理入力の
ORであることが判る(記号を図に書いてみよ)。
後は、NANDをその入力にインバータ(NOT)として入れれば、ORになる。
188:名無しさん@3周年
03/10/19 00:31 7Y0ElCDK
>>187
訂正 不論理→負論理
189:名無しさん@3周年
03/10/19 13:23 2E7kOhDA
S-RFF、D-FF、T-FFってどんな物に使われているのですか?
10進カウンタ付けると自販機の金額表示とかに使えますよね?
皆さんが今、仕事で作ってるものでもいいんで教えて下さい。
190:名無しさん@3周年
03/10/19 15:27 M6wJcvzz
うーん
セットリセットのSR-FFとか遅延のD-FFは頻繁にでるけど
Tはめったにみない
というか、FFの塊のロジックICも使う量減ってきてる
なんでもASICにぶちこんでしまうから
ASIC設計はソフト開発とほぼ同じやしFFの意識はなくなるのよね
Dタイプはラッチ回路とかシフトレジスタとか
10MHzのパルス波を5MHzにする分周回路とかに使うでしょ
SRタイプはおじいちゃんがふるえる手でテレビのボタンおして
付いたり消えたりしないようにするチャタリング回路とかに
つかうとかそういうのかなあ
最近はFFの意識なしで、波形チャートを描いてそんで
論理設計するからFFの意識とかまったくないんだよね
カウンタ回路もVHDLで記述するとfor文になっちゃうし
あの記述みるとFFのかけらもない
191:名無しさん@3周年
03/10/26 23:45 NpTXAeiu
超初歩的な質問ですが・・・
(A+B)((Aバー)+B)=A*C+(Aバー)*B
この証明がわかりません・・・
192:名無しさん@3周年
03/10/27 00:06 toeuUCIM
其の手の問題は糞図を描いてみろ
193:名無しさん@3周年
03/10/27 00:32 lBuay1jE
おらもわかんねぇ.
どこをどうやったら,左辺に存在しないCを右辺にもってこれるのか?
194:名無しさん@3周年
03/10/27 00:43 UCoPt83A
>>193
おお、失礼。
(A+B)((Aバー)+C)=A*C+(Aバー)*B
でした。ごめんなさい。(w
195:名無しさん@3周年
03/10/28 22:22 A3JvUuSE
196:名無しさん@3周年
03/10/28 23:47 ct7RjOaF
>>193
(A+B)*((Aバー)+C)=A*(Aバー) + A*C + (Aバー)*B + B*C
=A*C + (Aバー)*B + B*C
=A*C + (Aバー)*B + B*C*(A+(Aバー))
=A*(C+B*C) + (Aバー)*(B+B*C)
=A*C + (Aバー)*B [答]
197:名無しさん@3周年
03/10/29 18:16 LiuswYW+
見づらい。
/Aにしてくれ
198:名無しさん@3周年
03/11/03 12:25 qaOx+Zy4
{(/A)+B}{A(/B)+BC}=(A+B+C){A+B+(/C)}{A+(/B)+C}{A+(/B)+(/C)}{(/A)+B+C}{(/A)+B+(/C)}
(A+D)(B+C)=(A+B+C+D){A+B+(/C)+D}{A+(/B)+C+D}{A+(/B)+(/C)+D}{A+B+C+(/D)}{(/A)+B+C+D}{(/A)+B+C+(/D)}
なぜだかわからねぇ・・・
199:名無しさん@3周年
03/11/04 19:15 I39DsSxO
>>198
両辺を否定してみてから式変形。
加法標準形をカルノー図でも使って論理圧縮。
たぶん1つめの式は間違っている。
で、この問題プリーズ
・多数決回路を幾つでも使ってよい
・否定回路NOTを2つまでしか使ってはいけない
以上の条件の下で三否定回路を作れ。
入力 出力
┌──┐ _
A─┤ ├─ A
│ │
│ │ _
B─┤ ├─ B
│ │
│ │ _
C─┤ ├─ C
└──┘
200:名無しさん@3周年
03/11/04 20:29 dldJcW5i
多数決回路の入力を固定値にしてNOT作っちゃ駄目だよな?
201:名無しさん@3周年
03/11/04 21:03 I39DsSxO
>>200
どういうことでせう?
固定値で0と1を入力することはOKなんで
ANDとORはできるんですが・・・。
202:名無しさん@3周年
03/11/04 21:52 D5GxmUSw
>>201
A-2NAND-(/A)
B-2NAND-(/B)
C-2NAND-(/C)
2NANDの余った入力には1を入れておく。
203:名無しさん@3周年
03/11/04 23:20 LlJsKRL9
>>202
多数決回路とNOT×2なんでNAND、NORは2つまでしか使えませぬ。
ANDとORはいくらでも使える。
204:名無しさん@3周年
03/11/05 21:13 pnRwEN5J
論理回路のシンボルをワードに挿入したいのですが、
ペイントなどで書くしかないのでしょうか?
205:名無しさん@3周年
03/11/09 23:31 XZhXq1Ey
実験レポートで
JKフリップフロップの特徴を述べよ。とゆうので
JKフリップフロップの機能を書くだけではまずいですよね?
どのように書いたらよいでしょうか?
206:名無しさん@3周年
03/11/10 00:20 1mRQyMfd
小林本を読もう
207:名無しさん@3周年
03/11/13 00:33 e6GOZURw
任意の二分決定木で与えられる論理関数を、セレクタのみで
実現する系統的な方法を示せ・・
なかなか良い案が出ません。
どなたかおわかりの方居ますでしょうか・・
208:名無しさん@3周年
03/11/14 17:24 Qc9EYEc7
↑
ひらめきました!
というわけで、上の質問は忘れてください。
お騒がせしました。
209:名無しさん@3周年
03/12/01 00:41 XK6UQLXF
半減算器と全減算器の真理値表と論理式ってどうなってるんですか?
210:名無しさん@3周年
03/12/15 08:26 nACFIorT
DC型RST-FFの遷移表ってどうなってるの?
211:名無しさん@3周年
03/12/17 19:07 Ng4zS4AG
質問です。フリップフロップを使った微分回路について詳しくのっている
ページを教えてください。学校の先生は前(後)微分回路だとか
立ち上がり(下がり)微分回路だとか言っているけど検索しても分からない…。
212:名無しさん@3周年
03/12/17 19:35 rKIj0GqS
┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓
┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗
┏━━━┓
━━┛ ┗━━━━
┏━━━┓
━━┛ ┗━━━
┏┓
━━┛┗━━━━━━━
┏┓
━━━━━┛┗━━━
213:名無しさん@3周年
03/12/17 19:39 rKIj0GqS
┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓
┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗
┏━━━━┓
━━┛ ┗━━━━
┏━━━━┓
━━━┛ ┗━━━
┏━┓
━━┛ ┗━━━━━━━
┏━┓
━━━━━━┛ ┗━━━
214:名無しさん@3周年
03/12/17 20:47 Ng4zS4AG
212,213はどのように設計するのですか?二つは同じ回路ですか?
215:名無しさん@3周年
03/12/17 21:12 D0n0loK3
RS-FFとJK-FFの動作の違いは何かな。
その辺に上記一連の答えがあるのでは。
片方は入力のL/Hの状態を見て出力が決まる。(>>212-213で言えばーの部分)
もう片方は立ち上がり、立下りの>>212-213の|の部分の時、状態を見る、-の時は状態の保持。
あと、ラッチというのもあるね。D、RS、JKそれぞれある。
216:名無しさん@3周年
04/01/21 11:47 cLhQsPZI
NAND回路を隣り合う二つずつでたすきがけに
した回路はどのように動作するか?
ってあるんですけどどうやったらいいんですか?
たすきがけするということで何から考えはじめたらいいかわかりません。
お願いします。
217:名無しさん@3周年
04/01/21 13:12 QAq46rdy
>>216
▼
>
> A ┌─ 、
●─┤ \
│ │ |○─●─○ Q..
┃○ ┌┤ / │
┫ │└─ '. ┌─┘
┃○ └──┼─┐
┷ │ │
▼ │ │
> ┌──┘ │
> │┌─ 、 │
●┐└┤ \ │ _
││ │ |○─●─○ Q
┃○└─┤ /
┫ B └─ '
┃○
┷
218:名無しさん@3周年
04/01/23 09:06 bW1hylVW
>>217
NAND回路3つ使うみたいなんでこれにあとひとつ
足せばいいんですね。
で、どうのように動作するか表すという問題があるんですが、
動作の表現って何で表現すればいいのでしょうか?
真理値表?特性表?
219:名無しさん@3周年
04/01/23 21:11 pYJvoHQZ
三値論理のANDとORとNOTの真理値表を書かなくてはいけないんですけど・・・。
そもそも三値論理ってなんですか?
220:名無しさん@3周年
04/01/30 15:18 k37/kjXs
>>219
はい・いいえ・わかりません
221:名無しさん@3周年
04/01/31 16:02 Od54rOWB
>>220
色々調べてなんとか判りました
ありがとうございました^^
222:名無しさん@3周年
04/02/03 16:27 D4wkryaE
>>221
実用的な三値理論なら
Tristate(三値理論)Buffer(トライ・ステートバッファ)が有名ですね。
真・偽・出力停止
220さんの書き方ギャグっぽいのですが、正しいですね。
223:初学者
04/02/11 17:57 6bx6IJMc
初学者が論理回路を学ぶのに適切な本を教えてください。
真理値表は知っていますが、最近までカルノー図を知らなかったレベルです。
224:名無しさん@3周年
04/02/12 10:46 AV6/GI7B
>>223
URLリンク(bookweb.kinokuniya.co.jp)
225:名無しさん@3周年
04/02/12 18:29 YoBnnFvi
リングカウンタとn進カウンタの違いがいまいち理解できないのですが、
どのような違いがあるのでしょうか?
226:くるみ
04/02/18 01:00 vb9iIe6B
マスタースレーブ型フリップフロップの特徴はなんですか。
詳しく教えてください。
お願いします。
227:名無しさん@3周年
04/02/18 01:02 vh9MwW7M
>>226
URLリンク(www.google.com)
228:名無しさん@3周年
04/05/17 20:47 9000h47g
エミッタ接地トランジスタについて
分かりやすく説明しているサイトはありますか?
229:名無しさん@3周年
04/05/29 13:55 FlCs20NF
JKフリップフロップの動作原理を、9個のNANDゲートそれぞれの状態遷移を示して
(動作原理を)示すことを試みているのですが、どうも上手く考え付きません。
画像です⇒ URLリンク(www.geocities.jp)
例えば左上のNANDゲートの状態遷移を書こうとすると、右下のNANDゲートからの
出力が関係してくるし・・・。どうかよろしくお願いします。
230:229
04/05/29 13:56 FlCs20NF
ちなみにこのNANDゲート9個の回路は、教科書に載っていたものなので
JKフリップフロップの内部構造の1例に間違いありません。
231:名無しさん@3周年
04/05/30 23:32 vRKIe+I5
順序回路のお勧め書籍はナニですか
232:名無しさん@3周年
04/06/01 15:31 tnvIC9KY
例えば8進として、出力をQ0,Q1,Q2、遅延時間をtとすると
クロックとのズレは
同期式カウンタ・・・Q0,Q1,Q2ともにK
非同期式カウンタ・・・Q0->K,Q1->2K,Q2->3K
でいいんでしょうか?
233:名無しさん@3周年
04/06/06 17:06 MUpfvXiu
数で押してくるそれぞれ街頭演説
234:名無しさん@3周年
04/06/06 19:53 MUpfvXiu
バストイレチャーハン付き
235:名無しさん@3周年
04/06/29 16:53 bRpeNJiT
LS-TTLとCMOS型の論理ゲート間を接続する場合の問題点ならびに対策を述べよ。
って課題がわかりません。
誰かヘルプキボンヌ・・・・・・・。・゚・(ノД`)・゚・。
236:名無しさん@3周年
04/06/29 17:47 7vgP5S73
>>235
短時間でマルチするなよ。
237:名無しさん@3周年
04/07/16 16:25 tOCJr8xU
>>235
問題点:LSのHレベル出力が低く、CMOSのスレッシュホールドレベルに満たない。
対策:+5Vにプルアップ。
238:名無しさん@3周年
04/07/21 17:38 QG1hOssG
質問させてください。
最初の 次状態 出力
状態 x=0 x=1 x=0 x=1
A D C 0 0
B B E 0 0
C E A 0 1
D C F 0 0
E F B 0 0
F A D 1 0
という動作表において、D-FFを用いて次の状態と出力を与える論理式を求めよ。
また、その順序回路を示せ。
と言う宿題があるのですが、よく分かりません。教えてもらえませんか。
239:名無しさん@3周年
04/08/29 10:26 dqhR0fy0
>>238
ひねったうんち
240:名無しさん@3周年
04/09/06 09:43 aH6uSIdx
マスタースレーブ方式で立上がりモードは可能ですか?
241:名無しさん@3周年
04/09/26 15:15:09 COOcn7u4
a b c d 十進数 出力
0 0 0 0 0 0
0 0 0 1 1 0
0 0 1 0 2 1
0 0 1 1 3 1
0 1 0 0 4 1
0 1 0 1 5 1
0 1 1 0 6 1
0 1 1 1 7 0
1 0 0 0 8 1
1 0 0 1 9 1
上の真理値表を元に2入力のNANDゲートのみで回路を作るにはどうしたら良いんでしょう?
ちなみに7セグメントの真ん中の横棒部分の回路です。
242:名無しさん@3周年
04/09/27 03:03:18 Kgdmgeir
>>241
OR=NANDの出力を反転
AND=NANDの入力を反転
NOT=NANDの入力を束ねるかカタッポGND
つまりそういうことだ
243:241
04/09/27 23:46:54 KRAJoT2f
>>242
すみません論理式の簡略化をやっているのですがどうしても途中で詰まってしまいます。
244:241
04/09/28 00:06:42 JSmRyzNY
(a+b+c+d)・(a+b+c+d)・(a+b+c+d)
=(a~$b~+c~$d~)・(a~$b+c~$d~)・(a~$b+c$d)
=a~$b~(c~$d~+c~$d)・(a~$b+c$d)
ここまでは出来ました。(合ってるかは自信ないですが・・・)
ちなみに~は否定(上に引く―です)
$はNANDのつもりです。
245:名無しさん@3周年
04/09/28 02:03:33 kL6uEPvi
>>244
NAND は論理式で書くと a~・b~
246:名無しさん@3周年
04/09/28 02:17:30 LZ2EQCbd
>>244
>(a+b+c+d)・(a+b+c+d)・(a+b+c+d)
よくわからんがこうじゃない?
a~・b~・c+a~・b・(c+d)~+a
a~・{b~・c+b・(c+d)~}+a
247:名無しさん@3周年
04/09/29 11:29:37 4un25VKG
クロック信号
┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓
┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗
(1)入力信号
┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓
┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗
(2)入力信号(ランダム)
┏┓ ┏┓┏┓ ┏┓ ┏┓┏┓
┛┗━┛┗┛┗━┛┗━━┛┗┛┗
すみません。質問があります。
上のようなパルスを発生させる回路を作りたいのですが、どのように回路を設計していったらいいのか分かりません。
入力信号があった時に、クロック信号と同期して、パルスを発生させるものです。
(1)のようにD-FFとAND回路でクロック信号と同期して入力信号のすべてのパルスが立つ所まではできました。
実際は(2)のようにクロック信号に同期してランダムにパルスを発生させる為にLFSR(D-FFとEXOR)使う所までは
分かったのですが、どのようにすればいいのか分かりません。
説明が分かりにくいかもしれませんが、よろしくお願いします。
248:名無しさん@3周年
04/09/29 11:31:46 4un25VKG
↑
ちょっとずれてしまいました・・・
(2)入力信号(ランダム)
┏┓ ┏┓┏┓ ┏┓ ┏┓┏┓
┛┗━┛┗┛┗━┛┗━━┛┗┛┗
249:名無しさん@3周年
04/11/23 14:36:41 yfdFi1EZ
NAND だけの論理式を考えているんですが,
A OR B = ((A NAND A) NAND (B NAND B))
A XOR B = (((A NAND A) NAND B) NAND (A NAND (B NAND B)))
A EQV B = ((A NAND A) NAND B) NAND (A NAND (B NAND B)) NAND ((A NAND A) NAND B) NAND (A NAND (B NAND B))
で合っていますか?
A IMP B って (A EQV B) OR B ですよね?
(((A NAND A) NAND B) NAND (A NAND (B NAND B))) NAND (B NAND B)
で合っていますか?
短すぎて不安…
250:名無しさん@3周年
04/12/09 00:00:07 kfbfLypQ
>>249だが, こんなに過疎なのか….
誰かいませんか….
おーい.
251:名無しさん@3周年
04/12/11 23:28:23 IZOJnhRU
─
、 l _, -‐-、
ヽ/⌒ヘ~ ,ヘ ,rァ l
., 't,_,ノ丶 / '、 ,/ ,i '’
/ ! '` | '─--' { つ
,/ ● L_/ 'i,
/ l ,/ ● i, -っ
'i しii 丿 / ゝ-
|`:、\ 'ii __,/ `‐′
'i、 ̄~~ ij 乙__ノi ├
^-ァ __,ノ σ‐
r^~"i' 'l
!、 ! l ─‐
~^''!, ,_ ,!_ ー~'ヽ
\ l,~^''‐--::,,⊃ ) ) ) ) )
`'‐’ ノ
252:名無しさん@3周年
04/12/20 21:09:12 FnIxJT0Y
|私の肛門は汚い |
\_ _____/
∨
∧ ∧
(д`* )
( ⊃⌒*⌒⊂) ←汚苦悪鬼 魔娑悪
/_ノωヽ_)
253:名無しさん@3周年
04/12/25 23:11:07 5iedTXR9
+ ゜☆ 。゜
入 + ゜ °゜ _†
。 丿乂。 ___/ ./ヽo +
乂パゝ 。/ !_ ! !、 o
.彡J八 / / /.ヽ \ 。
ノ彳\ヾ| ̄ ̄ ̄ ̄| .ロ| | |.ロ|
ロo|l!i|.ロ| ∩∩∩ | ....| | |......|
''"゙ `´`"゙゙゙"卅卅,...、-‐''`"゙゙
254:名無しさん@3周年
04/12/30 23:40:35 tNBpnUOX
_ _
, ' ´ `ヽ' ´ `ヽ
_ { { } _
,.'´ `ヽ、_ _ ,ノヽ、_ _ ,,' ´ `ヽ
{ / { }
ヽ、_ / ● ● ヽ、_ _ ,ノ
.,' ´ `ヽ''' (_人_)'''' ,' ´ `ヽ <あげ
{ } し' { }
ヽ、_ _, ' ´ `ヽ' ´ `ヽ、_ _ ,ノ
{ { }
ヽ、_ _ ,ノヽ、_ _ ,ノ
(uu_,,,)っ
255:名無しさん@3周年
05/02/20 19:48:52 yb/VX+AY
dlrkg;szenrhlnzsd/hnzxdgs;elyjdrspe48pzdl;ghjxhx
dfhsro@yjsioperhjopszedr@ysej@:tjzpsrjo34w04e5y
cfhkxfklblx;dbzl;djry@sie57-ei47uysh
xcfhjrtjypsorjhso@rjtpuej4-u7rf
ghsopjdfhxo;fgjp@dri6u@idr[@6ui
KONNAMONWAKARUKA SYAKAIDEYAKUNITATSUNNKA
s/ethjs@xedjths@zekeg[pkse@:zrhjsp:xdgjm@]zjdfh@]seuo54pyow4p5
dhjxf;gnkx/.ltjuselj57p@ws4@5[7ujsmlgj\;f:]ghjkftyukf
tuo
gy
uilkftukctuofctuol
ftol
ft67ofyuldt7ofyuilfguy8olgfy8of6yukgvk
256:名無しさん@3周年
05/05/23 02:57:35 v0FQu4o/
NAND素子のみで回路を設計するのになんかメリットでもあんの>
257:尾行はついてましたか
05/05/23 03:17:28 T6ITAaEP
自動車絶望工場 :2005/03/21(月) 22:01:05 ID:BtcaqRQR
68 :愛知県 トヨタの恐怖:05/02/26 00:26:02 ID:5x24CLu+
:トヨタ絶望工場 :04/09/22 20:21:33 ID:YgLCKp9l
「トヨタで死んだり、ケガしたりする話は良く聞くけどそれでラインが止まった
という話はきかんな」
「一人、二人死んでも生産上がったほうが儲かるからな」
「班長、組長には、手がないのが多いな」
「両手の指を落としてしまって、顔も洗えんという人もおった。水が漏ってしまうでな」
「プレスですべって、アゴひっかけただ。そんで顔がペロッとなくなったのが
いたよ。型は血でいっぱいだったとよ」
「昼休みに、鍛造機を掃除しててよ、あとでスウィッチ入れたら、腕や指が出て来た
のもあるよ。一人行方不明になってしまって」
「期間工で湯の中に落ちたのがいたぞ。こんなに膨れて、もうパンパンだったよ
可哀想にな」
昼休み時間、班長からディファレンシャルの工場で左手親指をつぶす事故が発生
したとの報告。
258:名無しさん@3周年
05/06/03 00:02:34 tg6Bb/xG
2入力1出力の論理回路は16通りある。これ全部をNAND回路で構成できる
ことを証明せよっていう問題が出たんですけど、証明ってどうやるんですか?
式を書くのですか?それとも表を書くんですか?本当にわからないのでヒント
をください。お願いします。
259:名無しさん@3周年
05/06/03 20:58:59 LnJOTe8t
in1, in2, out
0, 0, x
0, 1, y
1, 0, z
1, 1, w
x, y, z, wはそれぞれ0or1をとる。
よって出力は
2^4 = 16通りとなる。
この16通り全てを挙げよってことでしょう。
式でもいいし表でもいいし。
答えを導く方法は一つだけじゃないよ。
260:名無しさん@3周年
05/06/04 16:28:29 8V9163T1
1100および1010、1001という系列を検出する。
という使用を満たす1入力端子(2値入力)、1出力端子(2値出力)
の系列検出器をD-FF、SR-FFを用いて設計しなさい。
っていう問題が出されたんですけど、状態遷移表と図までは考えれたんですけど
結局どういうことをするのかが全く分かりません。
励起関数とかも・・・。
アドバイスお願いします。
シェフの私には分かりません。それより坦々麺たべないか。
261:名無しさん@3周年
05/06/06 15:34:52 yp4TLY2a
うどんがいい。
262:名無しさん@3周年
05/06/10 01:05:55 qrRzOQnn
2変数論理関数f(X1,X2)の否定を展開定理を用いて、加法標準形にしなさい。
さらに、上で求めた加法標準形をもう一回否定する。その際にド・モルガンの定理を
適用するとf(X1,X2)の展開定理を用いた乗法標準形が得られることを確認せよ。
って宿題がわからなくて困っています。
ご迷惑おかけしますが、どなたか教えてくださいませんか?
263:名無しさん@3周年
05/06/10 01:40:02 5IIcl+AZ
fは与えられてるの?
それとも一般論を証明しろっていう宿題?
264:262
05/06/10 02:10:45 qrRzOQnn
>>263
一般論を証明する問題です。
265:名無しさん@3周年
05/06/10 09:36:57 5IIcl+AZ
' を否定として、
fの否定を展開すると
f' = aX1X2 + bX1X2' + cX1'X2 + dX1'X2'
と加法標準形で書けるはず。a,b,c,dは0か1。
f'' = (aX1X2 + bX1X2' + cX1'X2 + dX1'X2')'
で、ド・モルガンで展開すると
= (a'+X1'+X2')(b'+X1'+X2)(c'+X1+X2')(d'+X1+X2)
というのが骨子だと思うけど、展開定理って何だっけ?
266:262
05/06/10 17:29:23 Kb0D44H1
>>265
返事遅くなってごめんなさい。
展開定理とは多分シャノンの展開定理のことだと思います。
(X1, X2, ..., Xi, ...Xn) = Xi ・ f(X1, X2, ..., Xi-1, 1, Xi+1, ..., Xn) + Xi ' ・ f(X1, X2, ..., Xi-1, 0, Xi+1, ..., Xn)
したがって、
f(A, B) = A・f(1, B) + A'・f(0, B) = A・(B・f(1,1)+B'・f(1,0) ) + A'・(B・f(0,1) + B'・f(0,0) )
f(A, B) = A・B・f(1,1) + A・B'・f(1,0) + A'・B・f(0,1) + A'・B'・f(0,0)
(乗法標準形)
f(X1, X2, ..., Xi, ...Xn) = (Xi + f(X1, X2, ..., Xi-1, 0, Xi+1, ..., Xn) ) ・ (Xi ' + f(X1, X2, ..., Xi-1, 1, Xi+1, ..., Xn) )
f(A,B) = (A+B+f(0,0)) ・ (A+B'+f(0,1)) ・ (A'+B+f(1,0)) ・ (A'+B'+f(1,1))
267:名無しさん@3周年
05/06/10 17:43:20 4a2XqwTl
この二つがあれば、a=f(1,1)' とかにしとけば、証明できるじゃないか。
268:262
05/06/11 01:05:04 cqMUVEuf
>>267
すいません。
正直、家でもあまり勉強してないので
よくわからないんです。
そうなんですか?
269:262
05/06/11 01:30:42 cqMUVEuf
>>267
あまえてごめんさい・・・orz
やっぱりどうすればいいのかよくわからないです・・・。
教えてください。
270:名無しさん@3周年
05/06/18 15:21:05 799Xz8pd
次の条件を満足する3変数関数全部を求めよ。ただし結果は
積和形の最簡形にしなさい。
f(0,0,0)=0
f(1,1,1)=1
f(x1,x2,x3)=f(x2,x3,x1)=f(x3,x1,x2)
って問題がわからない・・・。分かる人教えてください。
271:名無しさん@3周年
05/06/18 22:35:34 799Xz8pd
age
272:名無しさん@3周年
05/06/18 23:17:41 799Xz8pd
マジで誰もいないのか・・・orz
273:名無しさん@3周年
05/07/01 22:47:12 IJ7nLw2L
そんなもん葬儀屋のわしには関係ないね。
そんなん覚えて役に立つのかな
274:名無しさん@3周年
05/07/25 16:38:55 oyaVyv8p
論理回路の質問です。
2つの変数X(0≦X≦2)とY(1≦Y≦3)がある。各変数は理論変数A,B,C,Dを用いてXはAとB、YはCとDをしようして2bitの2進数で表したとき
XとYの和が3以下の場合、出力Zが論理1となるような論理回路を設計せよ。 ただし入力A、Cを上位ビット、入力B、Dを下位ビットとする。
(例えば、AB=01なら10進数でX=1 CD=10なら10進数でY=2と考える)
設問
・条件を満たす真理値表を書け。
・カルノー図などを利用してもっとも簡単化された理論式を求めよ。
・簡単化した論理式を満足する論理回路を書け。
なんですが真理値表はとりあえず 0000から1111の範囲でX(0≦X≦2)かつY(1≦Y≦3)をみたしているものを見つけて
XとYをたして3以下なら1とする ってやりかたでOKですかね
(例えば 0000はY(1≦Y≦3)を見たしていないから除外
0001はX(0≦X≦2)とY(1≦Y≦3)を満たしていてX=0 Y=1で合計が3以下だから出力Z=1とか)
そのたの設問に対してもよかったらアドバイスくださいよろしくおねがいします。
275:名無しさん@3周年
05/10/13 01:10:37 L6yA96ME
NAND回路だけを用いて2入力のAND、OR,NOR回路を構成せよ
276:名無しさん@3周年
05/11/10 20:53:02 iPKx7uvr
論理回路に関する質問です。
基本素子による他機能の実現の例として、NAND素子だけを用いて、2入力の
OR回路を、及びXOR回路を作りたいのですが、どのように作ったらいいのか
真理値表や回路図などを使って詳しく教えてください。
お願いします。
277:あるケミストさん
05/11/15 19:46:56 8TzzhId6
順序回路についてです。
帰還型JK-フリップフロップ回路では、CK=1の時間が比較的短い時間でなければ動作しない。
安定に動作させるために必要なパルス幅と、その理由は?
という問題なんですが、チャタリングが関係してることくらいしかわかりません。
どなたか教えていただけないでしょうか?
278:名無しさん@3周年
05/12/11 22:08:18 dggH62ok
>>276
ORはNAND3個で作る。インバータ2個と負論理入力のOR。
XORは素直に作ると5個要るけど、工夫すると4個でできる。
279:名無しさん@3周年
05/12/12 08:36:40 ymcFIxkh
全加算器は2入力のNANDが9個で出来る。
280:名無しさん@3周年
06/01/19 17:42:22 Ny2EmTaP
3ビットで表される八つのステートを表すステートマシン回路を書かなければならないのですが
TFFx3, 3:8decorder x 1, NANDx3のみしか使えません。
励起入力を使えと言われたのですが全くわかりません。
だれか助けてください。
281:名無しさん@3周年
06/01/20 12:35:27 j2DCTxGe
>>280
ビットが反転する条件を見付ければ出来る。
282:名無しさん@3周年
06/01/28 15:18:36 eRIYrVdH
励起表の書き方を教えてください↓
ドントケアをどう判断していいか分かりません。。
教科書を見るといきなり励起表が書いてあって書き方が分かりません。
やっぱりすべての場合を試さないと分からないんですかねぇ。。
RS-FFによるJK-FFを構成しろって書いてあってJK,RSの励起表→カルノー図→S=J・Qtnot,R=KQt
と書いてあるんですが、なぜSがJ・Qtnot,RがKQtとすぐ割り当てが分かるのかも分かりません。。
質問が長くてすいません。。考えても分からないもので・・・教えてください。
283:名無しさん@3周年
06/01/28 21:55:06 zVaQxf3w
>>282
外見はJK-FFであるが中はRS-FFで作られているのをイメージする。
RS入力にはどんな信号が来ていなければならないか考えて
真理値表を書く。
JKQ Q' RS
000 0 x0
001 1 0x
010 0 x0
011 0 10
100 1 01
101 1 0x
110 1 01
111 0 10
RとSについて論理関数を求める。
カルノー図で簡略化する。
終り。
284:工業高校生
06/02/26 15:24:29 n+jbaF38
質問です。高校の考察課題なんですが、
「NAND回路だけを用いて、NOT回路を設計しなさい。
また、NOR回路だけを用いてAND回路を設計しなさい。」
と出されたのですがよくわかりません↓↓解る方教えていただきたいです。
285:名無しさん@3周年
06/02/26 18:27:11 o2XYemQK
>>284
not a = a nand a
a and b = (a nor a) nor (b nor b)
他にも多数あり
286:名無しさん@3周年
06/05/21 17:55:00 1nynqCxc
論理回路においての閾値関数の具体例を教えてください。
287:名無しさん@3周年
06/05/22 15:59:04 oNr7F1Ng
>>286
f:=x->cos(PI/2*x)^2
f(f(f(x))), x=-0.5..1.5
これか?
288:名無しさん@3周年
06/05/23 01:48:55 bKtv0qkW
CMOSをシュリンク(トランジスタレベル)までやってみろといわれました。
いろいろ調べた結果、トランスミッション回路を使うことがわかったのですが
グーグル大先生やヤフー先生で検索したのですが
でてきません。いったいどうなっている回路なのでしょうか?
ちなみに、現在シュリンク目的物は二入力NANDです。
ご存知の方レスいただければ幸いです。
289:名無しさん@3周年
06/05/23 08:25:21 VBZTUiFG
>>288
URLリンク(lowpower.iis.u-tokyo.ac.jp)
ここ見てみたら
290:名無しさん@3周年
06/06/12 22:35:05 g4Yftr2G
すいません。初心者ですが、整数の減算と乗算は、加算、論理否定、及び
左論理シフトによって構成できる。例を示せって問題出されたけど、誰か
教えてください。
291:名無しさん@3周年
06/06/18 14:23:13 8pDFwLgH
学校で加算回路と減算回路の問題が出たのですが、1bitの加算回路と3bitの加算回路の違いがわからなないのですが、
どこが違うのでしょうか?
トランジスタの数とかは関係あるのですか?まったくわからないのでアドバイス下さいお願いします。
292:名無しさん@3周年
06/06/20 18:30:08 Y6FhHxzB
2bit同士の加算回路を回路図で示すとどうなるんですか?
真理値表はなんとなくわかるのですが・・・。よかったらアドバイス下さいお願いします。
293:名無しさん@3周年
06/07/01 01:50:48 G4Ir0QmS
NOR回路による設計問題において、入力禁止がある場合の設計手順
を考えなさい。
・・・っと課題が出たのですが、イマイチ明確な答えがわかりません。
どなたか、解答、又はアドバイスだけでもいいので
お願いします。
294:名無しさん@3周年
06/07/01 07:15:47 Ak8tW/1q
>>293
入力禁止の具体的意味はなに?
295:293
06/07/01 13:42:11 G4Ir0QmS
>>294
レスありがとうございます。
特に説明はされていませんでした。課題には本当に一言、
「NOR回路による設計問題において、入力禁止条件がある場合の設計手順
を考えなさい。 」
と書かれています。
多分、組み合わせ禁止がある場合とかだと思いますが・・・。
296:名無しさん@3周年
06/07/01 14:07:15 Ak8tW/1q
>>295
設問の不明点は出題者に問い正す。神の言葉じゃないんだから。
297:293
06/07/01 17:36:58 G4Ir0QmS
すいませんm(_ _)m
とりあえず、先生にメールしてみます
298:名無しさん@3周年
06/07/06 00:59:06 9xXC9sm8
[1] 授業単元:プログラミング演習
[2] 問題文(含コード&リンク):
① キーボードから正整数を読み込み,その数を素因数分解した結果を画面に表示する.
ただし,1つの整数を引数とし,その整数の最小の素因数を返す関数をユーザ定義関数として作成し,この関数を使用すること.
② キーボードからファイル名を入力し,そのファイルの文字コードを判別し,画面に表示する.
ただし,指定ファイルの文字コードはJIS,EUC,SJISとする.
[3] 環境
[3.1] OS: Windows
[3.2] コンパイラ名とバージョン: gcc
[3.3] 言語: C
[4] 期限: 2006/07/12まで
[5] その他の制限: 特になし
よろしくおねがいします。
299:名無しさん@3周年
06/07/11 00:25:09 pG2pbRZZ
2個の4ビット2進数(値はそれぞれ1以上9以下)の和を2桁の10進数として出力する回路を
NORゲート構成で設計するにはどんな感じにすればよいのでしょうか?お願いします。
300:sage
06/07/14 22:05:59 ANgfcIXa
お・・・その質問はもしかして( ̄m ̄* )ムフッ♪H大学のw
301:名無しさん@3周年
06/07/17 03:23:51 3fLu/8pE
>>300
そですH大の課題ですwww
教科書等読みまくってたらできました。有難うございました
302:sage
06/07/17 18:16:42 lAy+GdJK
>>301
どんなのになった?NORだけだと俺できなくてNOTつかっちまったんだけど
303:名無しさん@3周年
06/07/17 22:51:43 3tKSb9l4
SRフリップフロップってどうしてメモリとして動作するのですか?
よろしくお願いします。
304:名無しさん@3周年
06/07/31 00:25:24 99UTas01
論理回路について以下の問題の解法をよろしくお願い致します。(問い1)に関して
は解決することができたのですが、(問い2)がわかりませんでした。
(問題)150円のジュースの自動販売機に関して以下の問いに答えなさい。
(問1)150円のジュースの自動販売機の動作を状態遷移図で表しなさい。
ただし、50円硬貨と100円硬貨だけが使用可能とし、必要ならば
おつりを出す。
(問2)入力と状態に対して以下のような2値符号が割り当てられているとして、
この自動販売機の状態遷移表を書きなさい。また、それを利用して、
状態遷移関数を求めなさい。
入力:投入なし:(x1,x2)=(0,0) ,50円:(x1,x2)=(1,0) ,100円:(x1,x2)=(0.1)
状態: 0円:(y1,y2)=(0,0) ,50円:(y1,y2)=(0,1) ,100円:(y1,y2)=(1,0)
305:名無しさん@3周年
06/08/03 01:41:27 vDvZXIxc
すっごい初歩的な質問でごめんなさい。
あと、スレ違いだったらすんません。
論理関数の各項のリテラルを1つずつ含んだ和項を最大項、
また、論理関数の各項のリテラルを1つずつ含んだ積項を最小項というのは何故なんでしょうか?
お願いします。調べても理由がわかんなかったんです。。。
306:名無しさん@3周年
06/10/08 09:05:25 4/FSTu7n
URLリンク(f57.aaa.livedoor.jp)
この回路において
(a,b)=(1,1)のとき(X,Y)=(1,0),(0,1)の両方合ってると思うのですが
式はどうなるのでしょうか?
Xのときだけ考えるとXが真になるのは(0,0),(0.1)と(1,1)のときの3つで式で表すと
X=AB+Ab+ab (a,bを真、A,Bを偽とする)
で合ってるのでしょうか?
307:名無しさん@3周年
06/10/08 09:12:31 LjyQ1GyY
>>306
まずはフィードバックを切って考えてみよう。
308:名無しさん@3周年
06/10/09 08:33:35 hAL0uW4b
フィードバックて上で出力したものが下の入力としてやってくることですか?
309:名無しさん@3周年
06/10/15 14:46:42 elZ0c7Ol
blieben-blieb-geblieben とどまる
brechen-brach-gebrochen 破る
bringen-brachte-gebracht 運ぶ
fahren-fuhr-gefahren 行く
finden-fand-gefunden 見つける
geben-gab-gegeben 与える
gehen-ging-geganben 行く
haben-hatte-gehabt 持っている
helfen-half-geholfen 助ける
kommen-kam-gekommen 来る
lessen-las-gelesen 読む
nehmen-nahm-genommen 取る
schlaen-schlief-geschlafen 眠る
schreiben-schrieb-geschrieben 書く
sehen-sah-gesehen 見る
sein-war-gewesen be
singen-sang-gesungen 歌う
sprechen-sprach-gesprochen 話す
stehen-stand-gestanden 立っている
sterben-starb-gestorben 死ぬ
tragen-trug-getragen 着ている
trinken-trank-getrunken 飲む
vergessen-vergass-vergessen 忘れる
werden-wurde-geworden になる
wissen-wusste-gewusst 知っている
310:じゅん
06/10/26 22:03:43 gYDfqNv3
verilog-HDLで、ランダム発生器を作りたいのですが、苦戦しています。
入力=$randomとするとできたのですが、回路を使って作ろうと思っています。
誰かわかる方がいましたら、アドバイスを頂けませんか?
311:名無しさん@3周年
06/11/16 18:31:45 zJzcGMGz
つうか人いるのか?ここ?
312:名無しさん@3周年
06/11/16 19:14:56 pLy4/okb
さあぁ
313:名無しさん@3周年
06/11/29 23:36:09 jQziF6C7
論理回路ではないんですが質問いいですか。
というより僕の宿題を手伝ってください・・・
314:名無しさん@3周年
06/12/21 18:43:20 nNHgNc5T
このスレにH政大学電情のやついるだろ~
315:名無しさん@3周年
06/12/25 17:26:31 CdgIXF6U
レジスタを作る問題に挑戦中なんですが
パラレルロードってなんですか?
どういった機能なのでしょうか?
解答の方おねがいします。
316:名無しさん@3周年
06/12/27 12:41:28 tBDJq9ef
そんなときはwiki
URLリンク(ja.wikipedia.org)
317:名無しさん@3周年
07/01/22 06:36:07 UmK/KMl3
あげ
318:名無しさん@3周年
07/01/25 01:28:38 TX06ec7r
URLリンク(dokuo-ha-hitori.dyndns.tv)
JKFFのCLKは1とします
反射二進符号を実現するようにNANDで回路を構成せよという問題なのですが
考え方をご指南してください、よろしくおねがいします
_ _
3や2はF3、F2のことです
319:名無しさん@3周年
07/01/25 23:57:00 QBRXMken
今日論理回路の勉強を始めたのですが、
論理関数の不完全定義理論関数の、ドンケア(*)の意味が全くわかりません。
それ以前に、表などで0と1の並びでF(x.y,z)がどれが0で1かという判断の仕方がわかりません。
何かいい見分け方はないのでしょうか・・。
320:名無しさん@3周年
07/01/25 23:59:39 vNPrgNKT
AまたはBは犯人である。
Aが犯人なら、Bも共犯である
AまたはBは潔白である。
Bが犯人なら、Aも共犯である。
何ですがどんな風にといていけばいいのですか??
教えてください。
321:名無しさん@3周年
07/01/27 09:13:54 4H2b+Bxt
>>318
解決
322:名無しさん@3周年
07/05/11 18:20:22 e7DwABfC
電磁リレーの必要性について教えてください。誰かお願いします。工業高ニです。
323:名無しさん@3周年
07/05/11 18:39:35 e7DwABfC
どなたかホントにお願いします。
324:名無しさん@3周年
07/05/13 23:05:14 8qOPrtyX
>>322
教科書読みまくったほうがいいよ
325:何でも屋
07/05/14 20:14:26 QxYa4lqL
リレーとは
URLリンク(www.google.com)
326:名無しさん@3周年
07/06/09 17:05:31 qr0ILanq
補数が全く分かりません
(100110)2進数=1の補数( )2進数
=2の補数( )2進数
この問題の解き方を教えてください、おねがします。
327:名無しさん@3周年
07/06/09 17:23:15 ktlMG+qV
>>326
(100110)2進数=1の補数(011001)2進数
=2の補数(011010)2進数
328:名無しさん@3周年
07/06/09 17:28:18 qr0ILanq
>>327
その答えをどうすればだせるのか教えて欲しいんですけど
329:名無しさん@3周年
07/07/18 22:51:58 erEKC07q
1.半加算機をなるべく少ない数の2入力NORゲートのみで設計しなさい。
2.セレクタを2入力NANDゲートのみで設計しなさい。
すいませんがおしえてください。
330:名無しさん@3周年
07/08/09 18:46:51 UOB8VUyc
どなたかお願いします。
_ _
F=AC+BC AC+BCは更に全て否定
(1)DeMorganの定理とブール代数の公式を用いて簡単化せよ
(2)カルノー図を用いて簡単化せよ。
の2問で(1)の問題はDeMorganの定理を使って
_ _ _ __ __ _
F=(A+C)(B+C)=AB+AC+BC
この式をカルノー図に入れて簡略化しようとする所で止まってしまいました
どうすれば簡略化した答えが出るのか分かりません
お願いします
331:名無しさん@3周年
07/08/09 18:59:01 UOB8VUyc
>>330
すみません、うまく出来ないので分かり難くなり訂正します
F=(A[否定]+C)(B[否定]+C[否定])=A[否定]B[否定]+A[否定]C[否定]+B[否定]C
332:名無しさん@3周年
07/08/09 21:56:45 mAuYRkKD
>>331
F=(/a+c)*(/b+/c) ?
333:名無しさん@3周年
07/08/10 01:27:23 8y1HKX7f
>>332
すみません自己解決できました
3時間掛けてやっと解けました
334:名無しさん@3周年
07/10/07 23:31:14 JBpaEbAo
どなたかお願いします
(1)D-FFを用いて非同期型、同期型4進、5進カウンタの両方を設計せよ
わからないので教えてください。
335:名無しさん@3周年
07/10/08 06:57:06 +fD9Y+0H
>>334
4種類答えを聞くとは、、、
336:名無しさん@3周年
07/10/16 00:09:43 yx1/96k/
Z=abC+ABc(小文字はnot)
この論理式の論理回路を2入力のMIL記号で表現したいのですが
abCの3入力のOR、ABcの3入力のORをどうすれば2入力の複数のMIL記号で表せるのでしょうか?
337:名無しさん@3周年
07/10/16 01:24:13 t6dfJ4SQ
(ab)C+(AB)c
338:名無しさん@3周年
07/10/16 02:28:40 yx1/96k/
ということは
・(AとBのNOR)とCのOR
・(AとBのOR)とCのNOR
の二つのANDでいいのでしょうか?
339:名無しさん@3周年
07/10/16 03:23:08 /kaO4pFu
(ゝω・)v
340:名無しさん@3周年
07/10/16 03:26:48 yx1/96k/
ありがとうございました!
341: ◆N2J5jDyAsY
07/10/22 07:58:31 /xk/Ah+2
帰還型JK-FPではCK=1の時間が比較的短い時間でなければ動作しない。
安定に動作させるために必要なパルス幅とその理由を説明せよ。
…これがわかりません。。
どなたか教えてくれないでしょうか?
342:名無しさん@3周年
07/10/22 22:43:24 /wkFue4i
>>341
>帰還型JK-FPではCK=1の時間が比較的短い時間でなければ動作しない。
比較的長い時間でないと誤動作するのか
343:名無しさん@3周年
07/11/18 01:07:18 yqlVgPew
TTLでHの出力は2.8V以上、L0.4V以下なのに対し、
入力ではH2.0V以上、L0.8V以下と規格されているのですがなぜ、
入出力でレベルの規格が異なるのかわかりません。
教えてください、お願いします。
344:名無しさん@3周年
07/11/18 06:49:32 umod6r7G
>>343
それがマージン
345:sage
07/11/18 17:04:15 ZvJiqDOr
>>344
ありがとうございます!
346:名無しさん@3周年
07/12/02 21:15:12 cOFXS0kk
s
347:名無しさん@3周年
08/01/28 10:45:04 ySyhuojk
2進数を上位ビットから順に入力して、入力した範囲までで5で割り切れれば1、割り切れなければ0を返す順序回路の作成方法が分かりません。
JK-FFを用いよとあるのですが、どのようにすればよいのでしょうか?
348:名無しさん@3周年
08/01/29 06:12:51 gDkw72qD
今誰かいるー?
349:名無しさん@3周年
08/02/09 12:23:56 +yTFC/1W
シーケンサーを5種類の方法で構成せよ。
350:名無しさん@3周年
08/02/10 01:11:41 JtvkJNtJ
?
351:名無しさん@3周年
08/02/10 06:43:42 gGWIF8Vy
!
352:名無しさん@3周年
08/02/14 11:07:57 d2WwpyNu
論理回路の問題ですが、
bits列で101を検出する回路を設計せよ
というものがわかりません。
どなたかわかる方お教え頂けませんでしょうか?
353:名無しさん@3周年
08/02/14 12:36:37 MpuMB1+p
○。・。○。・。○。・。○。・。○。・。○。・。○。・。○。・。○
このレスをみたあなたは・・・3日から7日に
ラッキーなことが起きるでしょう。片思いの人と両思いになったり
成績や順位が上ったりetc...でもこのレスをコピペして別々のスレに
5個貼り付けてください。貼り付けなかったら今あなたが1番起きて
ほしくないことが起きてしまうでしょう。
コピペするかしないかはあなた次第...
○。・。○。・。○。・。○。・。○。・。○。・。○。・。○。・。○
354:名無しさん@3周年
08/04/25 02:27:29 kKsNmTH0
同期式カウンタのメリットなんでしょうか?
355:名無しさん@3周年
08/04/26 22:44:10 UOGRLpOX
XOR回路の論理式……¬a×b+a׬b=1をドモルガンの法則を使いNANDの論理式にするのですが
NANDの論理式とドモルガンの法則がちんぷんかんぷんです。どなたかご教授願えませんでしょうか
356:名無しさん@3周年
08/04/27 09:48:18 hHe6hfwm
>>354
サルでも出来る
357:名無しさん@3周年
08/06/30 00:52:59 IfH3DA6n
NOR回路だけを用いて全加算器を構成せよ。
という問題なのですが、分かる方いたらお願いします。
358:名無しさん@3周年
08/07/25 19:01:56 pCwdRMfj
3進カウンターについてなんですがx=1,x=0でそれぞれ1、0を入力することを
意味して、状態をSiとしてDフリップフロップQ1,Q2を用いて状態を表すとき
状態・Q1Q2
S0・00
S1・01
S2・10
としたときQ2’=Q1~(x@Q2)が答えなんですが(~が否定。@がXOR)、
カルノー図を用いるとQ2'=x~Q2+xQ1~Q2~となってしまうのですが、これだと
不正解らしいです。なぜこれはダメなのかわかりますか?
359:名無しさん@3周年
08/10/23 21:13:22 lJFbPojo
課題なのですが、問題の意味が理解できません。
真理値表の求め方だけでも教えてください。
3ビット ABC の2の補数 XYZ を求める論理回路を、真理値表から論理式を書く方法で求めなさい。但し論理式を書く段階で規則性より式を単純化してもよい。
360:名無しさん@3周年
08/10/23 22:33:58 MFBa38Sz
2の補数って分かる?
361:名無しさん@3周年
08/10/24 02:54:04 fw34RPCv
今回の場合、1111から000~111までを引いた値が2の補数ですよね?
362:名無しさん@3周年
08/10/24 06:10:43 YaYynErQ
ggrks
363:名無しさん@3周年
08/11/01 18:23:56 wPGdtQhd
最近、大学で回路について習い始めた初心者です。
組み合わせ回路を設計する課題がでて、自分で書いてみたのですが、
よくわからない部分があったので教えてくださいm(_ _)m
「論理圧縮をしてゲートの数をなるべく少なくすること」という指示がでています。
①論理圧縮をする前と、した後の回路を両方書いてみました。
すると、なぜか圧縮後のほうがゲートの数が多くなってしまいました(汗)
理由を考えてみたのですが、圧縮前は8入力のANDゲートなどを使っているのに対して
圧縮後は多くても3入力でした。
もしかすると、3入力以上のANDゲートは2入力のANDゲートをつなげたものとみなされるのでしょうか?
そうだとすれば、すべて2入力で書いた方がいいのでしょうか?
②ゲートの接続部分に小さい丸を書いて負論理にすることと、
NOTゲートを接続すること とは何が違うのでしょうか?
同じであるとすれば、NOTゲートは何のために存在するのでしょう?
ゲートを減らすという観点からすると、NOTゲートは使わずに、
小さい丸を使って接続するほうがいいのですか?
以上二つです。
なにか根本的に勘違いしているかもしれませんが、
優しく教えてくださるとうれしいです。
よろしくお願いしますm(_ _)m
364:名無しさん@3周年
08/11/01 20:58:28 bTDrdyYN
ゲート数は2入力NAND換算で算出する
365:名無しさん@3周年
08/11/01 21:27:19 RDch6l6f
せんせ~い
論理回路とデジタル回路の違いってなんですか~?
366:名無しさん@3周年
08/11/02 01:28:52 J24yWtZl
1bitΔ-Σ変調器によるAD変換で、何故アナログ信号をパルス出力の疎密に変換出来るのか分かりません
発信タイミングは量子化器のクロックに支配されるのではないのですか?
何故発信タイミングが一定では無くなってしまうのですか?
367:(・◎・)v
08/11/09 05:49:36 wTssMgkA
あなたの知らない世界
スレリンク(haken板:851番)
スレリンク(manage板:427番)
スレリンク(saku板:171番)
スレリンク(industry板:28番)
スレリンク(saku板:353番)
スレリンク(kikai板:149番)
スレリンク(saku板:42番)
(・◎・)v 早く見ないと隠蔽するよ(=゚ω゚)ノ ぃょぅ。
368:名無しさん@3周年
08/11/10 11:53:25 gkTj+Re6
早く金子氏ね
369:名無しさん@3周年
08/11/25 12:15:55 5ZeXX0CW
大学の課題でNANDInvだけでシフトレジスタ的なのをを実現しなさいという問題が出たんだけどそんなことできんの?小一時間悩んだがわからん
370:名無しさん@3周年
09/01/11 08:12:35 835rL0uF
大学の課題
4ビットバレルシフタの論理回路図を書け
1時間かけてネット上を探しても見つかりませんでした
8ビットならあるんだけど・・・・
お願いします
371:名無しさん@3周年
09/01/11 08:12:59 835rL0uF
あげ
372:名無しさん@3周年
09/01/11 17:14:24 eYcWBJbQ
8bitの回路を半分にすれば4bitになるじゃないか
バレルシフタは単なるマルチプレクサですよ
373:名無しさん@3周年
09/01/19 04:07:21 AC8nDTUP
4ビットバレルシフタは4入力マルチプレクサを4つ使用すればできますか?
374:名無しさん@3周年
09/01/19 04:32:23 AC8nDTUP
URLリンク(www.cs.nyu.edu)
これって4ビットバレルシフタですよね?
そもそも、バレルシフタを組む際は、真理値表→カルノー図→論理関数の手順を踏まないとできない?
もう何やっていいか分からない状況です
375:名無しさん@3周年
09/01/19 10:35:07 5tgtB9cF
シフトするところまでできたけど
左シフトor右シフトの制御ができません
問題文だとR=1のときに右シフトとなっていますが・・・・・
Dフリップフロップを使うのが正解なのでしょうか?
376:名無しさん@3周年
09/01/19 11:41:31 5tgtB9cF
Dフリップフロップ使わずにできました。
あとは算術シフトと論理シフトが切り替えるようにすればいいだけなんですが。
論理シフト回路ができあがってしまったので
算術シフト回路を加える(?)べきですよね・・・・
どうやるんだ・・・
377:名無しさん@3周年
09/01/19 16:47:13 5tgtB9cF
なんかちょっと勘違いしてました
バレルシフタの回路図を書くのが課題内容ではなくて、
バレルシフタの最下位ビットQ0を得るための回路図を書けという課題でした。
演算シフタと論理シフタの違いは、最下位ビットを求める際には関係無いようです、どうも。
論理シフタの回路図は出来てるので、あとはこれを最下位ビットQ0を得るための回路図にすればいいんですね。
でもどうやるんだろ・・・
ちょっと考えますです。。。
378:名無しさん@3周年
09/01/20 03:04:08 96q6HCmK
できた・・・!!!
379:名無しさん@3周年
09/01/30 19:57:16 3N+gcLyI
omeko
380:名無しさん@3周年
09/05/07 18:21:48 VwzUeJ44
XORを用いずANDとORだけで全加算回路を設計せよという問題があるのですが
ANDとORを使ったとしても、最低1以上はNOTが無いと作れませんよね?
ANDとORだけで作るのは無理だと思うのですが
わかる方いますか?
381:名無しさん@3周年
09/06/30 16:35:43 haJqvSt+
教えてください
↓
RS-FFの状態遷移表を示せ。またD-FFを用いてRS-FFを実現せよ。
382:名無しさん@3周年
09/09/23 12:03:30 wMxt9+4e
半減算器と全減算器をNORゲートのみを用いて実現せよ。
383:名無しさん@3周年
09/09/23 12:18:41 hyD61Xtr
実現した。
384:名無しさん@3周年
09/09/23 15:10:02 Luouk/Ui
全加算器の最小テストパターンを示して下さい。
385:名無しさん@3周年
09/10/15 13:21:11 Eczr8N9M
5進カウンタについてなんですが、01234と順番に出力されて5になったところでリセットされ、それらが1つの出力となり繰り返されるのは分かったのですが、動作原理を説明せよ、と聞かれた場合どのように説明すればいいのでしょうか。
386:名無しさん@3周年
09/10/15 13:24:00 Eczr8N9M
あげときます
387:名無しさん@3周年
09/10/15 16:45:13 29hcz3VE
>>385
不安定なカウント動作をします。
388:名無しさん@3周年
09/11/17 01:51:41 tUHVH5Dv
2桁の2進数a1a2が与えられたとき、a1a2の値(0または1)を反転させる
回路をゲート図を用いて構成しなさい。
この問題がどうしてもわかりませんのでどなたか
ご教授お願いします。m(__)m
389:名無しさん@3周年
09/11/30 11:13:18 oVHqKPSi
a1 -|>・- a1'
a2 -|>・- a2'
390:名無しさん@3周年
10/05/25 01:31:14 dRVJR1ye
▼問題
URLリンク(image35.bannch.com)
答えてくれるととてもうれしいです。
でも,こんなたくさん回答してくれる方はいないと思うで,
後ほど分からなかったものをPick Upするので,
それをお願いします!!
391:名無しさん@3周年
10/05/27 08:19:02 +ZEd81kM
>>390
(1)を教えて下さい。
分かる範囲でいいので。
392:名無しさん@3周年
10/05/27 10:07:23 Z5ixNDsE
(1)って、□に6の(1)でいいのかな?
真理値表を書く
↓
カルノー図等で論理圧縮
↓
回路図にする
XORは使っていいのかな、ダメなのかな
まず真理値表書いてごらん
393:名無しさん@3周年
10/05/27 17:17:52 +ZEd81kM
>>392
あの,□の1です。
(a)~(d)の式変形ってできますか??
あと,カルノー図を使うって…。
参考サイトとかありますか??