08/04/04 16:35:04 iCDniQEA
>>260
> FCY=FOSC/2と注意書きがあるが
気にはなっていましたが、FCYとFOSCが何の事やら分からないので放置してました。
32MHzがFOSCなのでしょうか?
データシートを眺めていたら、PLL使うとpostscalerを通るとのことで、CLKDIVレジスタを
調べたらデフォルトで4MHz(1/2にしている?)でした。
なのでmain関数の頭に
「CLKDIVbits.RCDIV = 0;」
を入れて8MHzに設定して、さらにU1BRGの計算の際にクロック周波数を1/2にすると、狙った
ボーレートで通信できました。
望んだ通りの動作にはなりましたが、果たして本当にこれであっているのかどうか不安です。
どなたか分かる方見えましたら教えて下さい。