09/01/03 08:46:21 syKUzpnY
>>483
ちゃんと全文嫁。
90nm以下まで、「何も対策しないで」プロセス細分化するとそうなる。
実際にはこれを解決する為に Intel は High-kとメタルゲートの採用でばらつきを抑えている。
High-kとメタルゲート採用で歩留まりが良くなり量産に踏み切ったって経緯があるんだよ。
>>484
そこに載ってる歩留まり率の話には、文頭に「例えば」が付いている。つまり例え。
歩留まり率なんて企業秘密なんだから一般公開はされてない。
現在のプロセスでのバラツキはもはや原子数個分なのだから即動作不能になる。
Penrynはマスクが一種類しかないのに2次キャッシュが半殺しのものがあるのはこの動作不能部分を殺して出荷してる訳だ。
そういう意味でばらつきはある。しかし、低電力耐性(=高クロック耐性)に関してはそれ程バラツキは出ない。