10/01/24 18:58:23 oeZiwZQt
それでは 64-bit 組込コアのロードマップはどうなっているかというと、"PowerPC A2"
という情報が世間では飛び交っているようです。
これもちゃんと根拠があったようで、GCC に設定が追加されていました。
URLリンク(gcc.gnu.org)
- こちらはちゃんと PPC64。
- 組込向けコアなのは間違いないらしく、APU 接続演算リソースの定義がある。
- in-order コアの様に見える
- 乗除算専用パイプラインがあるらしい (DSP?)
- MT は止めた?
- 命令レイテンシ
整数乗算: 1 (32bit), 6 (64bit)
整数除算: 32 (32bit), 65 (64bit), 共に non-pipelined
ロード: 5 (整数), 6 (fp)
ストア: 1 (整数), 2 (fp)
浮動小数点演算: 6
浮動小数点比較: 5
浮動小数点除算: 59 (単精度), 72 (倍精度), non-pipelined
平方根: 65 (単精度), 69 (倍精度), non-pipelined
PPE直系の設計の様に見えます。文中に"SPE"なる記述も…