【AMD】Ryzen メモリースレ 21枚目【AM4】at JISAKU
【AMD】Ryzen メモリースレ 21枚目【AM4】 - 暇つぶし2ch444:
19/10/12 08:47:06 lIW3lHzf0.net
海外サイト情報や自分でずっと試した結果からの各種数値考察

tRAS=CL+tRCDR~+2(低ければ良い訳ではない)
tRC=tRAS+tRP(低ければ良い訳ではない)
tRCDWR 8迄下げても通るが、通常はCLやtRCDRDと合わせる(低ければ良いわけではない?)
tRFC RASx6~8等と言われる、b-daiはx6程度で通るが、灰C等はx8位が限界で引っ掛りやすいので緩めに
tRFC2-4はZen2環境では参照されないらしいので、一括入力でも良い?
(個別に入れるなら、tRFC2=tRFC/1.34 4=tRFC2/1.625)
CR 1>GDM>2 GDMではCL等一部数値は奇数値不可、GDMオフで不安定な環境も有り

tCWL=CL(-1が限界?)
tRRDS,tRRDL 4-6辺りでそれ以下は引っ掛かりやすい。4-4程度が限界?ダメなら4-8や6-8等へ
tFAW=tRRDS x4
tRTP 6程度が限界(詰めて6?)
tWR=tRTP x2
tWTRS,tWTRL 4-10位が限界、ダメなら4-12等で
tRDWR,tWRRD 8-4程度から最大で6-2程度、引っ掛かりやすい部分
tRDRD SCL,tWRWR SCL 4-4程度から2-2程度が限界、引っ掛かりやすい部分
VDDG/VDDP IF値を上げると、盛らないと不安定になるケース有り。IOダイ次第?
procODT Zen2では30台が良いとする記事も見た事があるが、通常は53辺りが安定?
CAD_BUS Block DRメモリでは24-30-24-24が良いという記事も見たり、SRでは24-20-20-24等みたり
         環境次第と思われるが、通常は20か24辺りが安定?

見当違いな所があったらすいません。
引っ掛かりやすいとした部分は、詰めすぎるとポスト不可やエラー多発する部分です
CL/tRCD/tRPは省略しましたが、当然大事です。
電圧やGDM、procODTやRTT、CAD_BUS等は正解が難しいですが
うまくいかない場合に色々と試してみると、環境のよっては解決できるかもしれません。
以上、多レス失礼しました。


次ページ
続きを表示
1を表示
最新レス表示
レスジャンプ
類似スレ一覧
スレッドの検索
話題のニュース
おまかせリスト
オプション
しおりを挟む
スレッドに書込
スレッドの一覧
暇つぶし2ch